CMOS-Technik
4000 |
Zwei 3-Eing.-NOR u. ein NEGATOR |
|
* |
* |
* |
|
14 |
|
|
|
4001 |
Vier 2-Eing.-NOR (auch als UB) |
|
* |
* |
* |
|
14 |
|
|
|
4002 |
Zwei 4-Eing.-NOR |
|
* |
* |
* |
* |
14 |
|
|
|
4003 |
Zwei D-FLIPFLOPS |
|
|
|
|
|
14 |
|
|
|
4004 |
7-bit-BINAERZAEHLER |
|
|
|
|
|
|
|
|
|
4005 |
16-bit-SPEICHERMATRIX |
|
|
|
|
|
|
|
|
|
4006 |
18-bit-SCHIEBEREGISTER (ser. Eing./ser. Ausg.) |
|
* |
* |
* |
|
14 |
|
|
|
4007 |
NEGATOR u. 2 komplemantaere TRANSISTOR-Paare |
|
* |
* |
* |
|
14 |
|
|
|
4008 |
4-bit-VOLLADDIERER |
|
* |
* |
* |
|
16 |
|
|
|
4009 |
Sechs TREIBER (mit Negation) |
|
|
* |
* |
|
16 |
|
|
|
4010 |
Sechs TREIBER |
|
|
* |
* |
|
14 |
|
|
|
4011 |
Vier 2-Eing.-NAND |
|
* |
* |
* |
|
14 |
|
|
|
4012 |
Zwei 4-Eing.-NAND |
|
* |
* |
* |
|
14 |
|
|
|
4013 |
Zwei D-FLIPFLOPS (Clear u.
Preset) |
|
* |
* |
* |
|
14 |
|
|
|
4014 |
8-bit-SCHIEBEREGISTER (ser. u. par. Eing./par. Ausg.) |
|
* |
* |
* |
|
16 |
|
|
|
4015 |
Zwei 4-bit-SCHIEBEREGISTER (ser. Eing./par. Ausg.) |
|
* |
* |
* |
* |
16 |
|
|
|
4016 |
Vier bidirekt. SCHALTER (f. Analogsignale) |
|
* |
* |
* |
* |
14 |
|
|
|
4017 |
5-bit-JOHNSON-DEZIMALZAEHLER (synchr.; mit 10 decod.
Ausg.) |
|
* |
* |
* |
* |
16 |
|
|
|
4018 |
5-bit-JOHNSON-DEZIMALZAEHLER (synchr.; einstellbar m
= 2...10) |
|
* |
* |
* |
|
16 |
|
|
|
4019 |
Vier 2-zu-1-MULTIPLEXER (mit gemeins. 2-bit-Adressen) |
|
* |
* |
* |
|
16 |
|
|
|
4020 |
14-bit-BINAERZAEHLER (asynchr.) |
|
* |
* |
* |
* |
16 |
|
|
|
4021 |
8-bit-SCHIEBEREGISTER (asynchr. par. E./synchr. ser.
E:/ser. A.) |
|
* |
* |
* |
|
16 |
|
|
|
4022 |
4-bit-JOHNSON-ZAEHLER (synchr.; m=8 mit decod. Ausg.) |
|
* |
* |
* |
|
16 |
|
|
|
4023 |
Drei 3-Eing.-NAND |
|
* |
* |
* |
|
14 |
|
|
|
4024 |
7-bit-BINAERZAEHLER (asynchr.) |
|
* |
* |
* |
* |
14 |
|
|
|
4025 |
Drei 3-Eing.-NOR |
|
* |
* |
* |
|
14 |
|
|
|
4026 |
DEZIMALZAEHLER (synchr.; mit 7 decod. 7-Segm.-Ausg.) |
|
|
* |
* |
|
16 |
|
|
|
4027 |
Zwei JK-FLIPFLOPS (Clear, Preset) |
|
* |
* |
* |
|
16 |
|
|
|
4028 |
4-bit-DECODER (BCD -> 1aus 10 |
|
* |
* |
* |
|
16 |
|
|
|
4029 |
4-bit-DEZ./BINAERZAEHLER (synchr.; einstellb.;
vorw./rueckw.) |
|
* |
* |
* |
|
16 |
|
|
|
4030 |
Vier 2-Eing.-EXCLUSIV-OR |
|
* |
* |
* |
|
14 |
|
|
|
4031 |
64-bit-SCHIEBEREGISTER (ser. Eing./ser. Ausg.) |
|
* |
* |
* |
|
16 |
|
|
|
4032 |
Drei 2-bit-ADDIERER (ser.) |
|
|
* |
* |
|
16 |
|
|
|
4033 |
DEZIMALZAEHLER (synchr.; mit 7 decod. 7-Segm.-Ausg.) |
|
|
* |
* |
|
16 |
|
|
|
4034 |
8-bit-SCHIEBEREGISTER (rechts/links; par. E./ser. E./par. A.) |
|
|
* |
* |
|
16 |
|
|
|
4035 |
4-bit-SCHIEBEREGISTER (ser. u. par. E./par. A.;neg.
u. nichtneg.) |
|
* |
* |
* |
|
16 |
|
|
|
4036 |
4 x 8-bit-RAM (stat.) |
|
|
|
|
|
|
|
|
|
4037 |
Drei AND/OR |
|
|
|
|
|
|
|
|
|
4038 |
Drei 2-bit-ADDIERER (ser.; f. negat. Logik) |
|
|
* |
* |
|
16 |
|
|
|
4039 |
4 x 8-bit-RAM (stat.) |
|
|
|
|
|
|
|
|
|
4040 |
12-bit-BINAERZAEHLER (asynchr.) |
|
* |
* |
* |
* |
16 |
|
|
|
4041 |
Vier TREIBER (mit komplement. Ausg.) |
|
* |
* |
* |
|
14 |
|
|
|
4042 |
Vier D-LATCHES (gemeins. Enable) |
|
* |
* |
|
|
16 |
|
|
|
4043 |
Vier RS-LATCHES (gemeins. Enable) |
TS |
* |
* |
* |
|
16 |
|
|
|
4044 |
Vier RS-LATCHES (gemeins. Enable) |
TS |
* |
* |
* |
|
16 |
|
|
|
4045 |
21-bit-BINAERZAEHLER (Timer-Schaltkreis) |
|
|
* |
* |
|
16 |
|
|
|
4046 |
PLL-Schaltkreis |
|
* |
* |
* |
* |
16 |
|
|
|
4047 |
MONFLOP (retriggerb.;
m.astab.Multivibr.u.Frequenzteiler) |
|
* |
* |
* |
* |
14 |
|
|
|
4048 |
8-Eing.-GATTER (m. waehlb. Funktionen) |
|
|
* |
* |
|
16 |
|
|
|
4049 |
Sechs TREIBER (m. Negat.; f. Pegelumsetzung) |
|
* |
* |
* |
* |
16 |
|
|
|
4050 |
wie 4049 (ohne Negat.) |
|
* |
* |
* |
* |
16 |
|
|
|
4051 |
8-zu-1-MULTIPLEXER/DEMULTIPL. (3-bit-Adress.eing.;
f. Analogsig.) |
|
* |
* |
* |
* |
16 |
|
|
|
Herstellungstechnologie und
Funktionsverhalten von IS bestimmen einander (z. B. wird die Schaltzeit, die
Stromaufnahme, die Leistunsabgabe pro Gatter,)
wesentlich von der Technologie mitbestimmt